[ect-announce-ja] 【開催案内】 電子回路研究会

Kazuyuki WADA wada @ ics.tut.ac.jp
2009年 9月 22日 (火) 15:24:47 JST


回路設計者・研究者の皆様

                   電子回路研究専門委員会


2つの研究会の案内をお届けします.
 1.ノイズ低減設計・ノイズ対策技術(10月1日)
 2.電子回路一般(10月29日,30日)

詳細は当研究会ホームページ
 http://ieej.vlsi.ee.noda.tus.ac.jp/ect/ectp/2009/p09-06-11.html
をご覧ください.


---------------------------------

1.テーマ「電子回路のノイズ低減設計・ノイズ対策技術及び回路一般」

日 時 平成21年10月1日(木)14:00〜17:00
場 所 電気学会 会議室(東京都千代田区五番町6−2 HOMAT HORIZONビル8階)
協 賛 電子回路のノイズ低減設計技術調査専門委員会(委員長 伊藤健一,幹事 黒木聖司,高橋丈博)

講演題目一覧:
・電子回路のノイズ低減設計技術調査専門委員会活動報告
・プリント板の印刷文字
・抵抗付きキャパシタによるプリント配線板のノイズ低減メカニズム
・イミュニティ試験における測定不確かさの検討
・プリント配線板の高速高周波設計
・プリント配線板の設計ルール
・超小型衛星の回路設計


---------------------------------

2.テーマ「電子回路一般」

日 時 平成21年10月29日(木) 13:00-17:20,30日(金)  9:00-15:15
場 所 ホテルメリージュ(宮崎市橘通東3-1-11)

講演題目一覧:
(29日)
・スイッチドキャパシタ容量比検出回路の特性評価
・スマートRFIDタグ用呼吸検出回路の一設計
・温度センサ回路の特性改善に関する考察
・多出力ニューロンMOSカレントミラーに関する研究
・極低消費電力LSIのためのCMOS参照電流源回路
・適応バイアス型線形MOSトランスコンダクタ
・バイアスオフセット型MOSトランスコンダクタの低雑音設計
・サブスレッショルドCMOS差動対による高抵抗デバイス
・GHz帯で動作可能な低電圧二乗回路
・MOSトランジスタミスマッチと差動利得ばらつきに関する一考察
・「電子回路の実践的教育プログラム調査専門委員会」調査報告

(30日)
・FG-MOSを用いた4値SRAMに関する研究
・高精度・高ばらつき耐性のパイプライン型ADCの提案
・ディジタル・アナログ混載システムにおける適応フィルタを用いたディジタル雑音低減の一方法
・局所負帰還型線形MOSトランスコンダクタを用いた平衡型能動フィルタの実現
・伝送零点を有する低域フィルタのLCシミュレーション
・素子数の低減を図った変成器を含まない受動複素フィルタの構成に関する一考察
・4次バタワース型RCポリフェーズフィルタの素子値解析
・一次と二次の両側に損失を持つ変成器を用いた複素フィルタの一構成
・不均一伝送線路を用いたマイクロ波バンドストップフィルタの周波数特性
・カップリングコイルを用いた電磁誘導型給電回路の一設計
・変成器と一種類のトランジスタで構成したEER送信機用包絡線信号増幅回路の線形性解析
・エネルギーハーベスティング機能を有するクリンエネルギー向け昇圧制御IC
・受動RFIDタグのためのチャージポンプ型小型電源回路の一設計
・高電圧向け高出力抵抗チャージポンプの出力電圧範囲の拡大と面積削減に関する一検討


ect-announce-ja メーリングリストの案内